通用LVDS數據模拟源
時鍾與數據相位關系可調,步進1ns
自定義LVDS位寬
LVDS級聯功能
設備體(tǐ)積小(xiǎo),攜帶方便
産品簡介
設備尺寸爲:240mm*244mm*49mm(長*寬*高),電(diàn)源集成在整機中(zhōng)。正面爲開(kāi)關及控制接口,背面爲六路用戶LVDS接口。主要由FPGA、ARM、以太網PHY、USB PHY、USB Hub、Flash、時鍾芯片、DDR芯片、mSATA硬盤等組成。
設備可實現24路LVDS數據發送,發送數據存放(fàng)在内置固态硬盤中(zhōng)。可通過多台設備級聯實現接口數量擴展。上位機内置數據生(shēng)成功能,可根據客戶要求生(shēng)成各種幀格式的數據文件。
l 接口類型:LVDS,接口位寬:20-bit(可拆分(fēn)),時鍾速率:100KHz-100MHz可調;時鍾相位可調整
l 接口數量:6個數據發送接口,1個自檢接收接口
l 每個接口對應一(yī)個mSATA固态硬盤存儲數據
l 通過USB3.0接口或千兆網口對設備進行控制,設備可級聯
l 通過構造數據文件實現正逆程變化的數據發送
産品框架
設備由1塊主闆和2塊扣闆組成,主闆上主要由FPGA、以太網PHY、USB PHY、USB Hub、ARM、Flash、PLL`等組成。每塊設備對外(wài)出6路LVDS輸出、1路LVDS輸入,爲減小(xiǎo)設備面積,對外(wài)LVDS連接器采用上下(xià)兩層設計,主闆上出3路輸出和1路輸入,連接器扣闆上出3路輸出。主闆對外(wài)出一(yī)個千兆網口和2個USB口,2個USB口通過Hub引出,用來實現多個設備級聯功能,用戶通過千兆以太網或者USB口将發送的數據導入設備,導入的數據存在存儲闆上的mSATA盤中(zhōng),每個盤對應1路LVDS,6路LVDS需要6個mSATA盤,爲了減少主闆面積,3個mSATA盤放(fàng)在主闆上,另外(wài)3個放(fàng)在扣闆上。FPGA外(wài)挂了大(dà)容量DDR3内存條,用于緩存數據。主闆上的ARM用于時鍾配置、版本升級、命令解析、狀态上報等,ARM對外(wài)出百兆網口或者USB接口與計算機相連,接收命令、FPGA版本文件、上報狀态均通過該接口。系統框圖如下(xià)圖所示:
産品參數
l 接口類型:LVDS,接口位寬:20-bit(可拆分(fēn)),時鍾速率:100KHz-100MHz可調;時鍾相位可調整
l 接口數量:6個數據發送接口,1個自檢接收接口
l 每個接口對應一(yī)個mSATA固态硬盤存儲數據
l 通過USB3.0接口或千兆網口對設備進行控制,設備可級聯
l 通過構造數據文件實現正逆程變化的數據發送
相關産品推薦
科楠公衆号